基于FPGA和國(guó)產(chǎn)射頻收發(fā)器的多通道信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)
摘要: 針對(duì)通信測(cè)試中需要模擬多種信號(hào)這一需求,提出一種大帶寬、多通道的信號(hào)源硬件架構(gòu),以FPGA作為硬件控制核心以及基帶信號(hào)發(fā)生器,利用FPGA中的高速串行收發(fā)器GTY,實(shí)現(xiàn)JESD204C接口協(xié)議,完成單Lane 16.5 Gbps的數(shù)據(jù)率傳輸。以CX8242K射頻收發(fā)器為射頻發(fā)射端,通過(guò)Microblaze進(jìn)行配置,實(shí)現(xiàn)了調(diào)制信號(hào)從基帶到高中頻的高質(zhì)量產(chǎn)生。針對(duì)目標(biāo)頻段,進(jìn)行了頻... (共9頁(yè))
開(kāi)通會(huì)員,享受整站包年服務(wù)